• <ruby id="5koa6"></ruby>
    <ruby id="5koa6"><option id="5koa6"><thead id="5koa6"></thead></option></ruby>

    <progress id="5koa6"></progress>

  • <strong id="5koa6"></strong>
  • 軟件測試之ARM11處理器的系統建模解決方案

    發表于:2009-11-10來源:作者:點擊數: 標簽:軟件測試系統處理器方案建模
    軟件測試之ARM11處理器的系統建模 解決方案 軟件測試工具 關鍵字:ARM11 處理器 系統建模 ARM公司發布了RealView ESL工具,用于基于ARM11系列處理器系統的建模。通過在基于周期(cycle-based)和交互(transaction-based)的抽象層使用RealView ESL工具可以簡化

    軟件測試之ARM11處理器的系統建模解決方案  軟件測試工具

    關鍵字:ARM11 處理器 系統建模

      ARM公司發布了RealView® ESL工具,用于基于ARM11™系列處理器系統的建模。通過在基于周期(cycle-based)和交互(transaction-based)的抽象層使用RealView ESL工具可以簡化設計過程,提高設計質量,從而搭建一個完全虛擬的平臺在芯片投片前對多核SoC進行建模和編程模擬,以加快產品上市時間。

      已公開發表的調查報告[1]顯示,對于例如高清電視、3G手機、移動應用處理器和其他復雜設備,虛擬建??梢院喕湎到y芯片設計達40%以上。

      ARM® RealView ESL工具融合了MaxSim™技術,幫助軟件和硬件設計團隊在半導體或電阻晶體管邏輯電路(RTL)最終產品成品前就可以開始進行架構研究和軟件開發。Benchmarking和Trade-off分析可以在一個非常容易實現的,并且提供了總線、高速緩沖存儲以及軟件的描述功能和分析功能的環境中進行。高仿真速度、全面的軟件控制以及可視化使得軟件錯誤的早期發現和修正更容易。

      融合了MaxLib™ SystemC模型的RealView模型庫(RealView Model Library)包含了所有ARM11系列處理器的周期精確模型,以及其它使用了AMBA™ 3 AXI™互聯協議的可配置系統組件,包括有:ARM PrimeCell® AMBA 3可配置互聯(ARM PrimeCell® AMBA 3 Configurable Interconnect ,PL300)、PrimeCell動態存儲控制器(PrimeCell Dynamic Memory Controller,PL340)和PrimeCell Level 2高速緩存控制器(PrimeCell Level 2 Cache Controller, L220),以及一整套能夠對使用了AMBA 3協議的已有外設和總線模型進行方便互聯的橋組件。   ARM1176JZ(F)-S™處理器和ARM1136J(F)-S™處理器、ARM1156T2(F)-S™處理器以及可升級的配置1到4個內核的ARM11 MPCore™處理器一樣,都是ARM11系列中的成員。在臺積電130納米工藝下,這一系列的處理器可以達到550MHz的時鐘頻率;在一定配置情況下,晶圓面積可小至2.2平方毫米,而功耗卻只有0.45 毫瓦/兆赫茲。所有的ARM11系列處理器都支持用于編碼壓縮的Thumb®指令集,其中ARM1156T2(F)-S更是支持Thumb-2指令集,以提供更好的性能和更高的編碼壓縮率。ARM1176JZ(F)-S還支持Jazelle® Java加速技術以及其他重要的新技術,例如:提高安全性能的TrustZone™技術和進一步降低功耗的智能能量管理(Intelligent Energy Manger, IEM)技術。ARM1176JZ(F)-S同時也是第一個使用了AMBA 3 AXI協議寬帶系統接口(AMBA 3 AXI protocol high-bandwidth system interface)的處理器。ARM1156T2(F)-S處理器和ARM11 MPCore處理器也使用了AMBA 3 AXI協議。

      ARM1176JZ(F)-S PrimeXsys®平臺將TrustZone和 IEM技術帶來的益處拓展到了系統的其他部分,并提供了一個可高速互聯的高性能可配置平臺,一個優化的DDR-SDRAM內存控制器和一個二級高速緩存控制器。

      除了IEM技術之外,ARM1176JZF-S和ARM1176JZ-S處理器同其他支持IEM技術的處理器一樣,還可實現ARM Artisan® Metro™平臺的低功耗特性。Artisan Metro低功耗平臺提供的物理IP是專為在通過提高密度和收益來降低成本的前提下顯著降低功耗而設計的。Metro平臺將新的架構、電路設計和低功耗性能融為一體,幫助集成電路設計者實現動態電壓測量以及其他先進的芯片級能源管理技術。

     

    原文轉自:http://www.kjueaiud.com

    老湿亚洲永久精品ww47香蕉图片_日韩欧美中文字幕北美法律_国产AV永久无码天堂影院_久久婷婷综合色丁香五月

  • <ruby id="5koa6"></ruby>
    <ruby id="5koa6"><option id="5koa6"><thead id="5koa6"></thead></option></ruby>

    <progress id="5koa6"></progress>

  • <strong id="5koa6"></strong>